fpga专题提供fpga的最新资讯内容,帮你更好的了解fpga。
我有两个模块“连接”在一起。一个是简单的序列检测器,一个是计数器。 这是方法的两个签名:
我想在参数语句中实现一些复杂的计算,但这会使我的代码难以阅读。我知道其他一些FPGA工程师使用“
我有一个问题。我需要使用霍尔传感器和车轮上的磁铁来计算/测量家庭培训师的RPM,硬件需要用VHDL描述
美好的一天!我有以下问题: 我正在使用Xilinx ISE 14.5设计Spartan 6 FPGA。我注意到这是我的设计之一
我正在尝试使用spi在Pi和FPGA之间发送和接收32位数据。因此,我将Pi设置为主设备,将FPGA设置为从设备。
我刚刚开始使用smartfusion2 / Libero Toolchain,并希望微控制器中有一个SPI与结构中用户创建的逻辑对话,但
在Yosys中,我收到一条警告,指出Literal的宽度为8位,由于我是yosys的新手,所以找不到人详细说明,我
我想在这里挂载xilinx提供的linux映像: <a href="https://wiki.analog.com/resources/tools-software/linux-software/zynq_
我正在尝试使用32 mux32实现32位右移。我的mux32工作正常,但是当我尝试一些测试用例时,此模块仍返回
我对形式验证非常陌生,我从SymbiYosys开始了形式验证。 我已经在System Verilog中编写了一些用于学习形式
我正在尝试使用门级来实现4位右移位器,但是由于某种原因,我得到的结果未知,我的多路复用器工作
我想让测试平台按顺序运行。我期望的是首先运行AES_input,完成后运行第二个模块AES_TOP。我设置了一个
我尝试使用这样的代码在门级构建一个32位移位器,并且我工作得很好,但是键入需要很多时间。 <pre
我正在尝试创建一个从0到9的计数器,并在我的Nexys A7的七段显示器上显示。代码可以编译,但是在测试
我正在更新我的<strong> VHDL </strong>编程技能(通过使用ModelSim),编写了移位寄存器项目和测试平台,并
我正在更新我的VHDL编程技能(通过使用ModelSim),我编写了一个Shift寄存器项目。 有一个问题,我不知
我从事DPR项目已经有一段时间了,我一直在想是否有办法禁用FPGA区域以降低芯片的静态功耗? 使
我一直在尝试实现UART,以便在莱迪思MachXO3D板与计算机之间进行通信。目前,我正在尝试从FPGA实现传输
我一直在努力将Dhrystone基准测试用于microsemi PolarFire FPGA的risc-v配置(来自此git repo:<a href="https://github.com
我必须在AHDL中编写4位计数器。 我以前从未与AHDL联系过。 任务是: <blockquote> 请在电路中实